EZ-ETA ate logikoa

Wikipedia(e)tik
Hona jo: nabigazioa, Bilatu
SARRERA
A   B
IRTEERA
A EZ-ETA B
0 0 1
0 1 1
1 0 1
1 1 0

EZ-ETA edo NAND ate logikoa egia-taulan irudikaturik dagoen moduan lan egiten du.

Ikurrak[aldatu | aldatu iturburu kodea]

Irudikatzeko bi modu dago, lehenengoa "ikur militarra"rekin eta bigarrena, berriz, "ikur angeluzuzena"rekin:

EZ-ETA Ikur militarra
EZ-ETA Ikur angeluzuzena

Hardwarearen deskribapena[aldatu | aldatu iturburu kodea]

CMOS 4011 zirkuitu integratuaren eskema

EZ-ETA ate logikoak TTL zein CMOS zirkuitu integratuekin bateragarriak dira. CMOS 4000 serieko EZ-ETA ate logiko estandarra 4011 zenbakiduna da. 4011k bi sarrerako lau ate logiko independente dakartza (ikus bedi irudia).

Sarrera gehiagoko EZ-ETA ate logikoak nahi baditugu ondorengo CMOS zirkuitu integratuetara jo dezakegu:

  • 4023: 3 Sarrerako hiru EZ-ETA ate logiko.
  • 4012: 4 Sarrerako bi EZ-ETA ate logiko.
  • 4068: 8 Sarrerako EZ-ETA ate logiko bat.

TTLn, berriz:

  • 7400: 2 Sarrerako lau EZ-ETA ate logiko.
  • 7410: 3 Sarrerako hiru EZ-ETA ate logiko.
  • 7420: 4 Sarrerako bi EZ-ETA ate logiko.
  • 7430: 8 sarrerako EZ-ETA ate logiko bat.

Inplementazioa[aldatu | aldatu iturburu kodea]

EZ-ETA ate logikoak egiteko ate logikorik errezenak dira, horrexegatik ate logiko hauek beste funtzio logiko guztiak betetzeko erabiltzen dira.

EZ-ETA funtzioa NMOS 1 transistoreekin inplementatu daiteke.

Ikusi gainera[aldatu | aldatu iturburu kodea]

Commonsen badira fitxategi gehiago, gai hau dutenak: EZ-ETA ate logikoa Aldatu lotura Wikidatan